<pre id="bbfd9"><del id="bbfd9"><dfn id="bbfd9"></dfn></del></pre>

          <ruby id="bbfd9"></ruby><p id="bbfd9"><mark id="bbfd9"></mark></p>

          <p id="bbfd9"></p>

          <p id="bbfd9"><cite id="bbfd9"></cite></p>

            <th id="bbfd9"><form id="bbfd9"><dl id="bbfd9"></dl></form></th>

            <p id="bbfd9"><cite id="bbfd9"></cite></p><p id="bbfd9"></p>
            <p id="bbfd9"><cite id="bbfd9"><progress id="bbfd9"></progress></cite></p>

            硬件公司部分筆試題

            時間:2020-11-02 14:07:21 筆試題目 我要投稿

            硬件公司部分筆試題

            稍微整理了一些筆試題,希望對大家有用
            nvidia ASIC design
             
            1.  設計A[9:0]*1101.10111的電路,要求用盡可能少的門
                2.  設計地址生成器,要求依次輸出以下序列:
                    0,8,2,10,4,12,...,15,
                    16,24,18,26,...,31,
                    32,40,34,42,...,47,
                    48,56,50,58,...,63,
                    64,72,66,76,...,79
                3.  什么是CTS?為什么要CTS?
                4.
                5.  四道True or False
                6.
                7.  問圖中clock gating有什么問題?如何改良?
                8.  讀report_timing的表,回答:
                    1)是setup time report還是hold time report?
                    2)時鐘頻率多少?
                9.  溫度上升or下降時性能下降,問降低Vdd和降低頻率去改良首選那種?why?
                10. 詳細論述為什么clock gating可以降低功耗?
             
            第一部分5道技術題                                                                                                    
            前兩道verilog的題目,我題都看明白了,但是不太懂,憑借以前上VHDL幾節課的經驗隨便寫寫一個是給兩組code,讓你比較哪個好,第二個比第一個多判定一次                                                             
            always @(count)好像                                                                                                  
            另一個是優化代碼節約硬件成本                                                                                     
            第三題是 layout算電流,看看是不是超過一定數值,是不是會引起elctromigration,大概是電子躍遷?我也涂了一點
             
            AMD
             
            2 hardware 10道簡答題
            1個有緣RC回路的'電流方程 us=uc+ dUc/dt *RC ?
            常見的計算機總線有什么
            sram,dram,sdram,ddr都是什么
            串行總線,并行總線哪個更時髦
            設計電路,那個判斷圓盤旋轉方向的題
            如何用D-type flip flop設計頻域電路
            給了一個邏輯表,設計相應的電路

            硬件公司部分筆試題

            【硬件公司部分筆試題】相關文章:

            某公司部分筆試題11-20

            中興硬件筆試題08-29

            富士康公司部分招聘筆試題01-16

            華為硬件面試題08-22

            360筆試題目07-11

            華為2017筆試題08-16

            華為硬件筆試題考點分析08-22

            華為2017筆試試題08-10

            桂林銀行筆試題筆經07-20

            高校自主招生部分面試試題09-08

                    <pre id="bbfd9"><del id="bbfd9"><dfn id="bbfd9"></dfn></del></pre>

                    <ruby id="bbfd9"></ruby><p id="bbfd9"><mark id="bbfd9"></mark></p>

                    <p id="bbfd9"></p>

                    <p id="bbfd9"><cite id="bbfd9"></cite></p>

                      <th id="bbfd9"><form id="bbfd9"><dl id="bbfd9"></dl></form></th>

                      <p id="bbfd9"><cite id="bbfd9"></cite></p><p id="bbfd9"></p>
                      <p id="bbfd9"><cite id="bbfd9"><progress id="bbfd9"></progress></cite></p>
                      飘沙影院