<pre id="bbfd9"><del id="bbfd9"><dfn id="bbfd9"></dfn></del></pre>

          <ruby id="bbfd9"></ruby><p id="bbfd9"><mark id="bbfd9"></mark></p>

          <p id="bbfd9"></p>

          <p id="bbfd9"><cite id="bbfd9"></cite></p>

            <th id="bbfd9"><form id="bbfd9"><dl id="bbfd9"></dl></form></th>

            <p id="bbfd9"><cite id="bbfd9"></cite></p><p id="bbfd9"></p>
            <p id="bbfd9"><cite id="bbfd9"><progress id="bbfd9"></progress></cite></p>

            中興校園招聘硬件筆試

            時間:2020-12-13 14:34:50 筆試題目 我要投稿

            中興校園招聘硬件筆試

              一、選擇判斷題

            中興校園招聘硬件筆試

              1.chipscope是哪個fpga廠家的在線調試技術(xilinx,altera的是signaltap)

              2.fpga設計中既可以用于靜態驗證又可以用于動態仿真的是(斷言,類似于c語言里的

              assert,靜態驗證類似于程序在編譯階段就能發現錯誤,動態仿真是仿真階段發現錯

              誤)

              3.wcdma的碼片速率是:3.84mcps(居然蒙對了)

              4.下面對arm寄存器的描述錯誤的是(a,pc指向當前執行指令的`下兩條指令pc+8)

              5.單片機最小系統板的硬件調試順序(好像是選b,檢查焊接->檢查電源是否短路->程序

              是否能正確燒寫->復位電平->時鐘電路是否起振->調試外圍電路)

              6.高速pcb設計中應盡量保證地平面的(完整性)

              7.源端端接與末端端接的作用(末端端接消除一次反射,源端端接消除第二次反射)

              8.信號完整性包括(反射、地彈、振鈴、串擾)

              9.重新上電后不需要重新配置的是(altera 的maxii,是cpld)

              10.根據信息量選擇最佳dsp速率(200mips)

              11.cpu向外圍芯片寄存器a寫入0x8f,讀出0x0f,不可能的原因是(個人認為“寄存器a

              最高位不可讀”選項是錯誤的,不可讀的話讀出來應該是1,個人感覺)

              12.lcd的種類包括(反射型,全透型和半透型 )。

              13.大小為128的ram可能是(128是bit還是byte?)

              14.emc的三要素包括(干擾源、耦合路徑、敏感設備)

              15.6層板比較好的層疊是(信號-地-信號-電源-地-信號)

              16.c語言中用到cpu寄存器的變量有(函數參數、函數返回值)

              17.戴維南定理包括(節點電壓法和回路電流法)

              18.阻抗匹配方式(源端串聯匹配、終端并聯匹配、rc匹配、二極管匹配)

              19.51單片機的總線包括(數據總線、地址總線、控制總線)

              20.兩個16位有符號數相乘,結果最少用多少位數來保存?(31)

              21.16位有符號數進行4次乘加,結果最少用多少位數來保存?(沒看懂)

              22.setup time的概念

              23.arm存儲保護機制

              二、問答題

              1.fpga選型時要考慮哪些方面?(容量、速度、片內資源、功耗、成本、配置方式、開

              發工具等等)

              2.什么是競爭冒險?怎么產生的?如何消除?

              在組合邏輯中,由于門的輸入信號通路中經過了不同的延時,導致到達該門的時間不

              一致叫競爭。產生毛刺叫冒險。如果布爾式中有相反的信號則可能產生競爭和冒險現

              象。解決方法:一是添加布爾式的消去項,二是在芯片外部加電容。

              3.emc從哪些方面設計?

              a.結構,屏蔽與接地

              b.電纜、連接器與接口電路

              c.濾波與抑制

              d.旁路和去耦

              e.pcb設計

              f.器件、軟件

              4.用模擬電路設計加法器

              三、設計題

              1.c5000系列dsp的最小系統框圖并說明硬件調試流程

              (用來地址解碼的cpld、flash,sdram,電源,復位,時鐘,jtag)

              2.用hdl寫4.5分頻電路

            【中興校園招聘硬件筆試】相關文章:

            中興硬件筆試題08-29

            銀行校園招聘筆試01-22

            中興筆試面試經驗08-23

            銀行校園招聘筆試內容12-16

            中行校園招聘筆試經驗02-08

            中興通訊筆試真題07-09

            南方報業校園招聘筆試題07-26

            騰訊校園招聘實習筆試題目07-27

            雀巢校園招聘往屆筆試真題11-21

            淘寶校園招聘會筆試題08-08

                    <pre id="bbfd9"><del id="bbfd9"><dfn id="bbfd9"></dfn></del></pre>

                    <ruby id="bbfd9"></ruby><p id="bbfd9"><mark id="bbfd9"></mark></p>

                    <p id="bbfd9"></p>

                    <p id="bbfd9"><cite id="bbfd9"></cite></p>

                      <th id="bbfd9"><form id="bbfd9"><dl id="bbfd9"></dl></form></th>

                      <p id="bbfd9"><cite id="bbfd9"></cite></p><p id="bbfd9"></p>
                      <p id="bbfd9"><cite id="bbfd9"><progress id="bbfd9"></progress></cite></p>
                      飘沙影院