<pre id="bbfd9"><del id="bbfd9"><dfn id="bbfd9"></dfn></del></pre>

          <ruby id="bbfd9"></ruby><p id="bbfd9"><mark id="bbfd9"></mark></p>

          <p id="bbfd9"></p>

          <p id="bbfd9"><cite id="bbfd9"></cite></p>

            <th id="bbfd9"><form id="bbfd9"><dl id="bbfd9"></dl></form></th>

            <p id="bbfd9"><cite id="bbfd9"></cite></p><p id="bbfd9"></p>
            <p id="bbfd9"><cite id="bbfd9"><progress id="bbfd9"></progress></cite></p>

            一種用FPGA實現BCH(31,21)編/解碼的方法

            時間:2024-06-15 04:06:45 通信工程畢業論文 我要投稿
            • 相關推薦

            一種用FPGA實現BCH(31,21)編/解碼的方法

            全部作者: 徐宏緯 第1作者單位: 北京郵電大學電信工程學院 論文摘要: 本文簡要介紹了2元BCH碼的1般原理并分析了2元BCH碼的編碼和解碼的理論基礎和串/并行編碼方法及代數譯碼、非代數譯碼的概念,分析了2元BCH碼的檢錯和糾錯能力,主要給出了1種用FPGA實現2元BCH(31,21)碼的并行編碼與伴隨式譯碼的解決方案,還給出了用這種方法實現的編解碼器的部分仿真結果。 關鍵詞: EDA;FPGA;BCH碼;伴隨式;1致校驗矩陣 (瀏覽全文) 發表日期: 2007年03月22日 同行評議:

            (暫時沒有)

            綜合評價: (暫時沒有) 修改稿:

            【一種用FPGA實現BCH(31,21)編/解碼的方法】相關文章:

            用匯編語言實現BCH解碼校驗算法08-07

            ADPCM語音編解碼電路設計及FPGA實現07-12

            利用Verilog HDL實現基于FPGA的分頻方法09-02

            用FPGA實現異步串口與同步串口的轉換08-27

            WCDMA主同步的FPGA實現06-15

            用單片機實現SRAM工藝FPGA的加密應用09-03

            用XC9572實現HDB3編解碼設計09-13

            自適應算術編碼的FPGA實現07-07

            基于FPGA的HDLC通信模塊的實現05-14

            一種Flyback軟開關實現方法10-25

                    <pre id="bbfd9"><del id="bbfd9"><dfn id="bbfd9"></dfn></del></pre>

                    <ruby id="bbfd9"></ruby><p id="bbfd9"><mark id="bbfd9"></mark></p>

                    <p id="bbfd9"></p>

                    <p id="bbfd9"><cite id="bbfd9"></cite></p>

                      <th id="bbfd9"><form id="bbfd9"><dl id="bbfd9"></dl></form></th>

                      <p id="bbfd9"><cite id="bbfd9"></cite></p><p id="bbfd9"></p>
                      <p id="bbfd9"><cite id="bbfd9"><progress id="bbfd9"></progress></cite></p>
                      飘沙影院