<pre id="bbfd9"><del id="bbfd9"><dfn id="bbfd9"></dfn></del></pre>

          <ruby id="bbfd9"></ruby><p id="bbfd9"><mark id="bbfd9"></mark></p>

          <p id="bbfd9"></p>

          <p id="bbfd9"><cite id="bbfd9"></cite></p>

            <th id="bbfd9"><form id="bbfd9"><dl id="bbfd9"></dl></form></th>

            <p id="bbfd9"><cite id="bbfd9"></cite></p><p id="bbfd9"></p>
            <p id="bbfd9"><cite id="bbfd9"><progress id="bbfd9"></progress></cite></p>

            混合基FFT處理器的設計與Verilog實現

            時間:2024-10-14 05:05:11 通信工程畢業論文 我要投稿
            • 相關推薦

            混合基FFT處理器的設計與Verilog實現

            全部作者: 王靖 曹新民 第1作者單位: 中國科學院上海應用物理研究所 論文摘要: 本文介紹了混合基FFT算法的基本原理,用Verilog語言設計和實現了1個6點混合基 FFT處理器,實驗結果證明本處理器能正確地完成6點FFT變換。 關鍵詞: 混合基FFT;流水線處理器;可編程邏輯器件;Verilog (瀏覽全文) 發表日期: 2008年02月25日 同行評議:

            (暫時沒有)

            綜合評價: (暫時沒有) 修改稿:

            【混合基FFT處理器的設計與Verilog實現】相關文章:

            DMB-T系統中FFT處理器的研究和硬件實現03-07

            FFT算法的研究與DSP實現03-07

            固定幾何結構的FFT算法及其FPGA實現03-18

            基于Cyclone系列FPGA的1024點FFT算法的實現03-07

            AR模型LPC系數的DSP提取與Lattice結構的Verilog實現03-07

            2k-8k FFT處理器ROM面積的優化03-30

            用SP061A實現心電數據的FFT與壓縮03-18

            基于FFT和數字濾波的信號處理軟件實現11-22

            在DSP處理器上并行實現ATR算法03-18

                    <pre id="bbfd9"><del id="bbfd9"><dfn id="bbfd9"></dfn></del></pre>

                    <ruby id="bbfd9"></ruby><p id="bbfd9"><mark id="bbfd9"></mark></p>

                    <p id="bbfd9"></p>

                    <p id="bbfd9"><cite id="bbfd9"></cite></p>

                      <th id="bbfd9"><form id="bbfd9"><dl id="bbfd9"></dl></form></th>

                      <p id="bbfd9"><cite id="bbfd9"></cite></p><p id="bbfd9"></p>
                      <p id="bbfd9"><cite id="bbfd9"><progress id="bbfd9"></progress></cite></p>
                      飘沙影院